понедельник, 21 сентября 2020 г.

fpga (cpld) memory mapped register

mmr:
1) Altera + OpenCL: программируем под FPGA без знания VHDL/Verilog https://habr.com/ru/post/269009/
2) Altera + OpenCL: вскрываем ядро https://habr.com/ru/post/269925/
3) Lecture 10: Memory-mapped I/O and Lab 4 David Black-Schaffer http://web.stanford.edu/class/ee183/handouts_spr2003/lecture10_spring2003.pdf

ram, cache:
1) RAM with Simple direct-mapped cache simulation on FPGA in Verilog https://habr.com/ru/post/432320/

dma:
1) SoC: поднимаем простой DMA на FPGA https://habr.com/ru/post/248145/
2) Практическая работа с ПЛИС в комплекте Redd. Осваиваем DMA для шины Avalon-ST и коммутацию между шинами Avalon-MM https://habr.com/ru/post/500016/

arm+fpga:
1) Поднимаем SOC: ARM + FPGA https://habr.com/ru/post/235707/

ещё:
1) Странности синтеза при работе с FPGA https://habr.com/ru/post/413007/

Комментариев нет:

Отправить комментарий